
Industry Dynamics
台积电3nm将按计划试产:速度提升11%,节能27%

台积电正在持续推进3nm开发的多元应用,据数据显示,该制程节点目标较5nm家族在效能、功耗及面积(Performance,Power,Area;PPA)同步精进,其中在速度提升11%之际将更节能27%,此外3nm家族还有多个版本延伸配合HPC客户需求特殊化设计。
台积电近期在开放创新论坛释出更多先进制程技术演进过程的数据,依据semiwiki整理论坛简报显示,台积电先进制程持续推进若以ARM架构模拟之下,3nm制程在开放创新伙伴的设计技术协同优化 (DTCO) 之下目标PPA较5nm将达成包含逻辑密度增加!1.6倍以上、传输速度提升11%以及更节能27%。
同时台积电也在论坛上展示3nm家族的N3HPC相关技术。
之前,美系外资曾示警,指出台积电3nm制程遇到技术性问题,可能延至明年上半年试产,较原订时程延迟1至2季时间。
对此说法,台积电总裁魏哲家在10月14日法说会上表示,台积电3nm按照计划开发,获得诸多客户参与,也已开发完整平台支持高效能运算及智能手机应用。目标在 2021年试产,并预计2022下半年量产。
魏哲家还宣布台积电将推出N3E制程,将在3nm制程量产1年后导入量产。意即N3E制程将于2023年下半年量产。
魏哲家并透露,2nm制程将采用环绕闸极(GAA)架构,预计2025年量产。这是台积电首度揭露2nm制程技术时程。魏哲家不愿评论竞争对手,不过他强调,台积电2nm制程技术在密度及效能上将最具竞争力。
深圳市科秘电子有限公司 电子元器件专家
深圳市龙华区融创智汇大厦A座3楼342
sales@commax-tech.com
https://commax-tech.com
关键词:台积电3nm 效能 功耗 面积 设计技术协同优化 传输速度提升 N3HPC 高效能运算 智能手机应用 环绕闸极(GAA)架构 科秘电子
相关资讯
-
与AMD、英伟达展开竞争!高通推出游戏芯片,支持5G、Wi-Fi 6E
-
超声波传感器芯片的两种解决方案
-
苹果已通知供应商,iPhone 13需求已经减弱;博世宣布12月启动碳化硅芯片量产
-
ETC前装风口下,国产车规芯片强势崛起
-
瑞芯微RK3566电子纸方案五大优势,赋能大屏智能办公本
-
MCU厂商为何加速布局边缘AI?
-
小米的新手段和海外畅销商品的背后
-
MCU整合无线技术成趋势
-
车用MCU:面临安全智能化挑战 向多核化发展
-
技术应用多元发展 MCU厂商如何差异化应对
-
MCU市场生变:进为可攻 退因难守
-
传AMD和高通获将成为三星3nm工艺首家客户
-
破解掉这四大难题,国产工业基础传感器就能腾飞
-
台媒:晶圆代工又将全面涨价
-
三星、SK海力士将把芯片机密将交给美国


